深入理解锁相环(PLL)基本原理与频率合成器

锁相环 (phase locked loop),是一种用于锁定相位的环路。锁相环的控制量是信号的频率和相位。它是一种典型的反馈控制电路,利用外部输入的参考信号控制环路内部振荡信号的频率和相位,实现输出信号频率对输入信号频率的自动跟踪,最终呈现出动态平衡。

1、锁相环的组成

锁相环包括三个部分:鉴相器(PD)、低通滤波器(LPF)、压控晶体振荡器(VCO)

f57ad7b169dd4a80bed1f61be8fe7719.jpg

 外部输入的参考信号Vin与反馈回路的输出信号Vout通过鉴相器进行比较,鉴相器输出相位差信号,通过低通滤波器滤除信号中的高频部分,再将信号给到压控晶振,通过压控晶振输出一个稳定的与给定参考信号相同频率和相位的输出,实现输出信号频率对输入信号频率的自动跟踪。

2、锁相环的典型应用

通过在锁相环的参考输入部分与反馈部分增加一个分频器,实现频率合成功能,输出稳定的合成频率。67e72ff3768c4bb69900a0daafaaa60f.jpg

分频器:固定频率的信号通过分频器后形成不同频率的信号。

频率合成器原理如下:在没有加两个频率合成器时,环路的输入信号与输出信号关系:fout=fin

在环路中增加两个分频器后,环路的输入信号与输出信号的关系:fout=(N/M)fin

环路输出一个稳定的频率合成信号,信号的频率变换通过两个分频器的分频系数决定。

 

       此文档仅为个人学习后总结,如侵权请联系作者删除,如有错,请大家批评指正。

 

物联沃分享整理
物联沃-IOTWORD物联网 » 深入理解锁相环(PLL)基本原理与频率合成器

发表评论